كلما زادت طلبات التقديم التي ترسلينها، زادت فرصك في الحصول على وظيفة!

إليك لمحة عن معدل نشاط الباحثات عن عمل خلال الشهر الماضي:

عدد الفرص التي تم تصفحها

عدد الطلبات التي تم تقديمها

استمري في التصفح والتقديم لزيادة فرصك في الحصول على وظيفة!

هل تبحثين عن جهات توظيف لها سجل مثبت في دعم وتمكين النساء؟

اضغطي هنا لاكتشاف الفرص المتاحة الآن!
نُقدّر رأيكِ

ندعوكِ للمشاركة في استطلاع مصمّم لمساعدة الباحثين على فهم أفضل الطرق لربط الباحثات عن عمل بالوظائف التي يبحثن عنها.

هل ترغبين في المشاركة؟

في حال تم اختياركِ، سنتواصل معكِ عبر البريد الإلكتروني لتزويدكِ بالتفاصيل والتعليمات الخاصة بالمشاركة.

ستحصلين على مبلغ 7 دولارات مقابل إجابتك على الاستطلاع.


https://bayt.page.link/SvHMxAqMY6HMG5Q4A
العودة إلى نتائج البحث‎

Hardware Engineer (Analog ASIC Design)

قبل 30+ يومًا 2026/04/03
خدمات الدعم التجاري الأخرى
أنشئ تنبيهًا وظيفيًا لوظائف مشابهة
تم إيقاف هذا التنبيه الوظيفي. لن تصلك إشعارات لهذا البحث بعد الآن.

الوصف الوظيفي

About Vellex Computing Vellex Computing is a venture-backed startup developing next-generation hardware to accelerate artificial intelligence and high-performance computing.
Spun off from Stanford University and backed by the U.
S. Department of Energy and National Science Foundation, we are building a new class of processor designed to overcome the power and latency bottlenecks of traditional digital chips.
Our technology enables orders-of-magnitude efficiency gains for critical applications in edge AI, robotics, and industrial optimization.
The Role We are seeking a Hardware Engineer (Level I/II) to join our design team.
Whether you are a fresh graduate or have a few years of experience, you will develop analog and mixed-signal blocks from concept to tape-out.
You will work closely with our engineering team to design, simulate, and verify the core circuits that power our hardware accelerator.
This is a high-growth role where you will learn rigorous design methodologies and contribute to groundbreaking technology.
Your responsibilities will include: Designing and implementing high-performance analog and mixed-signal circuits.
Running extensive simulations (transient, AC, noise, Monte Carlo) to verify performance across PVT.
Collaborating on physical layout to manage parasitics and matching.
Supporting post-silicon validation to test and characterize designs in the lab.
Compensation: Competitive salary and equity package.
Flexible Work: Hybrid model based in Delhi with flexible hours to accommodate international collaboration.
First Principles Thinking: We love physics.
We believe that by breaking problems down to their fundamental truths, even the most complex challenges can be solved.
Share and Support: Our culture is collaborative.
We are all about supporting each other through the ups and downs of startup life.
Adapt and Excel: Agility is part of our DNA.
We view mistakes as learning opportunities.
Vellex Computing is an equal opportunity employer.
We celebrate diversity and are committed to creating an inclusive environment for all employees.
If you need assistance or accommodation during the application process, please let us know.
Even if you don't meet every requirement, if you see yourself contributing to our team, we encourage you to apply!
Education: MS in Electrical Engineering or a related field.
Experience: 0–3 years of hands-on experience in analog or mixed-signal IC design (University projects and internships count).
Technical Skills: Familiarity with designing core analog blocks (op-amps, bandgaps, etc.
) and CMOS device physics.
Tool Proficiency: Experience with Synopsys EDA tools for schematic capture and simulation (e.
g., Custom Compiler, HSPICE, PrimeSim).

لقد تمت ترجمة هذا الإعلان الوظيفي بواسطة الذكاء الاصطناعي وقد يحتوي على بعض الاختلافات أو الأخطاء البسيطة.

لقد تجاوزت الحد الأقصى المسموح به للتنبيهات الوظيفية (15). يرجى حذف أحد التنبيهات الحالية لإضافة تنبيه جديد.
تم إنشاء تنبيه وظيفي لهذا البحث. ستصلك إشعارات فور الإعلان عن وظائف جديدة مطابقة.
هل أنت متأكد أنك تريد سحب طلب التقديم إلى هذه الوظيفة؟

لن يتم النظر في طلبك لهذة الوظيفة، وسيتم إزالته من البريد الوارد الخاص بصاحب العمل.